利用EBSD提高三维集成电路的可靠性

三维集成电路(3D IC)已经成为高性能系统的一个很有前途的途径,以满足移动计算日益增长的需求。多个器件级连接到一个集成电路通过硅通道(TSV)。这种方法提供了更快的设备操作,消除了边缘布线的需要,并降低了功耗和电气路径长度。

铜TSV的可靠性依赖于沉积条件以及3D IC制造过程时使用的热负荷。为了增加装置的寿命,沉积和热退火条件的优化是显着的。

与现有解决方案的比较

在器件制造时,检查由于加工条件而发生的微结构变化可以预测tsv的可靠性三维集成电路.使用组合的表征方法,可以观察到感兴趣的微观结构特征:

  • 透射电镜(TEM)) - TEM提供了基于晶体学的缺陷和晶粒在TSV成像。虽然这些图像提供了定性的微观结构信息,但TEM中晶体取向的测定通常是手工进行的。这限制了定量测量的数量,使统计上可靠的取样难以确定晶粒尺寸和首选取向。
  • 聚焦离子束(FIB)-通过晶体沟道成像,FIB图像提供了关于TSV沉积和填充质量以及晶粒尺寸的定性信息。FIB成像不能定量测定晶粒尺寸或提供直接的晶体取向信息。晶粒尺寸提供关于退火过程的信息,而晶体取向提供关于沉积过程的反馈。
  • 纳米endentation.- 通过对亚微米刻度的材料响应进行表征,纳米温度提供有关弹性模量和屈服强度的信息,了解TSV内存在的塑性应变和晶粒尺寸。晶体组合物和取向等微观结构特征可以改变测量的局部应变和强度值;然而,在没有直接理解这种局部微观结构的情况下,不能精确地解释测量值的方差。

相反,电子背散射衍射提供了一个快速和自动化的解决方案,以表征铜tsv的微观结构。电子服务支援服务的好处如下:

  • 通过离散晶体取向测量直接测量晶粒尺寸,消除了晶粒测定的不确定度。沉积和热循环后,可以测量铜的晶粒尺寸,以修改制造参数,控制晶粒尺寸分布,获得完整的TSV填充。
  • 通过直接测量晶体取向和织构,可以更好地了解铜薄膜的沉积过程。诸如沉积速率、电压和镀液添加剂等变量决定了发展和影响填充速率和空穴形成概率的首选方向。
  • 可以实现对TSV铜晶间定向偏差的直接测量。这些错向标志着热循环过程中塑性变形的发生。塑性变形的存在意味着可能形成铜突出物,从而引起分层和开裂的可靠性问题。

微量分析结果

在沉积和热循环后,从6μm×40μm铜TSV获得EBSD数据,仿真后端线(BEOL)加工。图1中说明了具有侧壁生长方向上的取向的取向图。EBSD数据显示了具有大量双界的再结晶结构,而无需任何显着发展的优选方向。

此外,一个优秀的TSV填充被看到。晶粒的平均尺寸为978 nm。与随机的高角度晶界相比,孪晶界在TSV中的扩散路径要慢得多。如果从晶粒确定算法中消除孪晶界,则可以测量到2.72 μm的双调整晶粒尺寸。这种调整后的晶粒尺寸将以更好的方式预测可靠性。

铜通过硅的取向图,显示无优先取向。

图1所示。铜通过硅的取向图,显示无优先取向。

谷物结构,包括和排除双胞胎的图2中示出,其中晶粒是任意颜色的,以证明形态和尺寸。没有双胞胎的晶粒结构更接近优选的“竹子”结构,其中高角度边界通常靠近垂直于TSV的长度。该晶粒结构通过TSV限制晶界的可能扩散路径,并将提供更好的电迁移失效阻力。

含孪晶界铜TSV的晶粒图。

图2。含孪晶界铜TSV的晶粒图。

图3显示了一幅核平均偏差(KAM)图,其颜色与铜TSV中存在的塑性变形水平有关。在热循环时,铜与周围硅片之间的热膨胀系数差异导致应力的发展。当这些应力超过铜的弹性极限时,就会发生永久的塑性变形。这种变形可能会导致TSV内部的铜突出,从而导致设备的可靠性问题。

核平均错向图显示了热循环后塑性应变的发展,降低了可靠性。

图3。核平均错向图显示了热循环后塑性应变的发展,降低了可靠性。

KAM图显示,在该TSV的底部已经形成了一个塑性变形区域。在这种情况下,应修改热循环中的变量,以降低应用应力,以获得更好的可靠性。

推荐EDAX解决方案

飞马座分析系统可协助工程师开发三维集成电路中可靠的铜tsv的沉积和热循环制造程序。该系统提供了结合EBSD和EDS表征的用户友好界面,用于快速分析晶粒尺寸、织构、相分布和晶粒取向。Hikari Super EBSD相机提供快速、智能和灵敏的EBSD模式采集,具有更好的定位精度,用于测量应力tsv中的塑料变形。

此信息已被源地,从Edax Inc.提供的材料进行审核和调整欧洲杯足球竞彩

有关此来源的更多信息,请访问EDAX Inc .)

引用

请在你的文章、论文或报告中使用下列格式之一来引用这篇文章:

  • APA

    EDAX。(2021年,09年2月)。利用EBSD提高三维集成电路的可靠性。AZoM。于2021年9月1日从//www.wireless-io.com/article.aspx?ArticleID=17837检索。

  • MLA

    EDAX。“使用EBSD提高三维集成电路的可靠性”。AZoM.2021年9月1日。< //www.wireless-io.com/article.aspx?ArticleID=17837 >。

  • 芝加哥

    EDAX。“使用EBSD提高三维集成电路的可靠性”。AZoM。//www.wireless-io.com/article.aspx?ArticleID=17837。(2021年9月1日生效)。

  • 哈佛

    EDAX。2021.利用EBSD提高三维集成电路的可靠性.viewed September 21, //www.wireless-io.com/article.aspx?ArticleID=17837。

问一个问题

关于这篇文章,你有什么问题想问吗?

离开你的反馈
提交