雅马哈在新的智能手机芯片中利用Cadence组件减少泄漏功率

Cadence Design Systems, Inc.是全球电子设计创新的领导者,今天宣布雅马哈公司(Yamaha)使用了Cadence的组件®低功耗解决方案,在其最新的智能手机芯片中实现50%的泄漏功率减少。

Yamaha使用的Cadence工具包括《Cadence Encounter》®RTL编译器(RC), Cadence Encounter共形®低功耗(CLP)和Cadence数字实现(EDI)系统。

“低功耗对我们新的移动芯片设计至关重要,”雅马哈公司(Yamaha Corporation)开发总监伊藤修平(Shuhei Ito)说。“由于Cadence低功耗解决方案中的工具支持通用电源格式,因此我们可以利用先进的电源管理技术,从而获得更好的电源性能和更短的设计周转时间。”

Cadence低功耗解决方案支持许多先进的低功耗技术,如多电源电压、电源关闭和多比特单元推断,这些对降低功耗至关重要。除了减少泄漏功率,雅马哈还利用该解决方案在目标性能和功率水平上实现设计闭合。解决方案中的设计工具支持通用电源格式(CPF)中描述的所有设计阶段的一致电源管理意图,如从寄存器传输级别(RTL)到GDSII的实现和验证。

有关Cadence低功耗解决方案的更多信息,请访问www.cadence.com/news/lpsolution

关于节奏
Cadence实现了全球电子设计创新,并在当今集成电路和电子产品的创造中发挥了重要作用。客户使用Cadence软件、硬件、IP和服务来设计和验证先进的半导体、消费电子产品、网络和电信设备以及计算机系统。该公司总部位于加利福尼亚州圣何塞,在世界各地设有销售办事处、设计中心和研究机构,为全球电子行业提供服务。2020欧洲杯下注官网

资料来源:http://www.cadence.com/

告诉我们你的想法

你有评论,更新或任何你想添加到这个新闻故事吗?

离开你的反馈
提交